# Protokol Výtah

#### Zadání:

Budova má 7 pater a přízemí. Volbu patra simulujte pomocí sw0-sw7. Reset realizujte pomocí btn0. Na sedmisegmentu zobrazte, v kterém patře se nacházíte. Pomocí Led0-Led2 zobrazte počet pater o který se posunete v binárním kódu např. o 6. pater 110 a pomocí Led4 posun dolů a Led5 posun nahoru. Pokud použijete více sw najednou rozsvítí se Led0-Led5. Pokud nepoužijete žádný sw, Led jsou zhasnuty a zůstáváte ve stávajícím patře.

#### Teoretický rozbor Spartan a VHDL:

Spartan je programovatelné hradlové pole, což je typ logického integrovaného obvodu, který je vyroben tak, aby mohl být naprogramován kdykoliv. Obsahuje pole programovatelných logických obvodů (PLD), logických bloků, umožňuje je navzájem propojit a tím vytvořit takřka libovolné číslicové zařízení. Mikroprocesor je víceúčelové programovatelné zařízení, které na vstupu akceptuje digitální data, zpracuje je pomocí instrukcí uložených v paměti a jako výstup zobrazí výsledek. Mikroprocesor představuje příklad sekvenčního logického obvodu, který pro uložení dat používá dvojkovou soustavu.

VHDL je programovací jazyk, který slouží pro popis hardwaru. Používá se pro návrh a simulaci digitálních integrovaných obvodů, například programovatelných hradlových polí nebo různých zákaznických obvodů. Umožňuje návrh jak logických tak i sekvenčních struktur a jeho hlavní výhodou je jeho univerzálnost.

## Definice stavů a jejich kódování:

## Vstupní proměnné:

|    | sw7 | sw6 | sw5 | sw4 | sw3 | sw2 | sw1 | sw0 |
|----|-----|-----|-----|-----|-----|-----|-----|-----|
| X0 | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |
| X1 | 0   | 0   | 0   | 0   | 0   | 0   | 0   | 1   |
| X2 | 0   | 0   | 0   | 0   | 0   | 0   | 1   | 0   |
| X3 | 0   | 0   | 0   | 0   | 0   | 1   | 0   | 0   |
| X4 | 0   | 0   | 0   | 0   | 1   | 0   | 0   | 0   |
| X5 | 0   | 0   | 0   | 1   | 0   | 0   | 0   | 0   |
| X6 | 0   | 0   | 1   | 0   | 0   | 0   | 0   | 0   |
| X7 | 0   | 1   | 0   | 0   | 0   | 0   | 0   | 0   |
| x8 | 1   | 0   | 0   | 0   | 0   | 0   | 0   | 0   |

## Vnitřní proměnné:

|                                 | Q2 | Q1 | Q0 |
|---------------------------------|----|----|----|
| S0                              | 0  | 0  | 0  |
| S1                              | 0  | 0  | 1  |
| \$2<br>\$3<br>\$4<br>\$5<br>\$6 | 0  | 1  | 0  |
| S3                              | 0  | 1  | 1  |
| S4                              | 1  | 0  | 0  |
| S5                              | 1  | 0  | 1  |
| S6                              | 1  | 1  | 0  |
| S7                              | 1  | 1  | 1  |

# Výstupní proměnné:

|     | L5 | L4 | L3 | L2 | L1 | LO |
|-----|----|----|----|----|----|----|
| Y0  | 0  | 0  | 0  | 0  | 0  | 0  |
| Y1  | 1  | 0  | 0  | 0  | 0  | 1  |
| Y2  | 1  | 0  | 0  | 0  | 1  | 0  |
| Y3  | 1  | 0  | 0  | 0  | 1  | 1  |
| Y4  | 1  | 0  | 0  | 1  | 0  | 0  |
| Y5  | 1  | 0  | 0  | 1  | 0  | 1  |
| Y6  | 1  | 0  | 0  | 1  | 1  | 0  |
| Y7  | 1  | 0  | 0  | 1  | 1  | 1  |
| Y8  | 0  | 1  | 0  | 0  | 0  | 1  |
| Y9  | 0  | 1  | 0  | 0  | 1  | 0  |
| Y10 | 0  | 1  | 0  | 0  | 1  | 1  |
| Y11 | 0  | 1  | 0  | 1  | 0  | 0  |
| Y12 | 0  | 1  | 0  | 1  | 0  | 1  |
| Y13 | 0  | 1  | 0  | 1  | 1  | 0  |
| Y14 | 0  | 1  | 0  | 1  | 1  | 1  |

# Popis automatu Mealy:

Mealyho automat se označuje jako konečný automat s výstupem. Výstup je generován na základě příchozího vstupu i momentálního stavu. Jeho stavový diagram automatu má ke každému přechodu přiřazenu nejen vstupní hodnotu, kterou je přechod aktivován, ale i výstupní hodnotu, která je při aktivaci přechodu vygenerována.

# Orientovaný graf:



## Tabulky přechodů mezi vnitřními stavy v závislosti na vstupních stavech, tabulky výstupů:

|    | X0/Y        | X1/Y        | X2/Y        | X3/Y         | X4/Y         | X5/Y         | X6/Y         | X7/Y         |
|----|-------------|-------------|-------------|--------------|--------------|--------------|--------------|--------------|
| s0 | S0,S0/Y0,Y0 | S1,S0/Y1,Y8 | S2,S0/Y2,Y9 | S3,S0/Y3,Y0  | S4,S0/Y4,Y0  | S5,S0/Y5,Y0  | S6,S0/Y6,Y0  | S7,S0/Y7,Y0  |
| s1 | S1,S1/Y0,Y0 | S2,S0/Y1,Y8 | S3,S0/Y2,Y8 | S4,S0/Y3,Y8  | S5,S0/Y4,Y8  | S6,S0/Y5,Y8  | S7,S0/Y6,Y8  | S7,S0/Y6,Y8  |
| s2 | S2,S2/Y0,Y0 | S3,S1/Y1,Y8 | S4,S0/Y2,Y9 | S5,S0/Y3,Y9  | S6,S0/Y4,Y9  | S7,S0/Y5,Y9  | S7,S0/Y5,Y9  | S7,S0/Y5,Y9  |
| s3 | S3,S3/Y0,Y0 | S4,S2/Y1,Y8 | S5,S1/Y2,Y9 | S6,S0/Y3,Y10 | S7,S0/Y4,Y10 | S7,S0/Y4,Y10 | S7,S0/Y4,Y10 | S7,S0/Y4,Y10 |
| s4 | S4,S4/Y0,Y0 | S5,S3/Y1,Y8 | S6,S2/Y2,Y9 | S7,S1/Y3,Y10 | S7,S0/Y3,Y10 | S7,S0/Y3,Y11 | S7,S0/Y3,Y11 | S7,S0/Y3,Y11 |
| s5 | S5,S5/Y0,Y0 | S6,S4/Y1,Y8 | S7,S2/Y2,Y9 | S7,S2/Y2,Y10 | S7,S1/Y2,Y11 | S7,S0/Y2,Y12 | S7,S0/Y2,Y12 | S7,S0/Y2,Y12 |
| s6 | S6,S6/Y0,Y0 | S7,S5/Y1,Y8 | S6,S4/Y0,Y9 | S7,S3/Y1,Y10 | S7,S2/Y1,Y11 | S7,S1/Y1,Y12 | S7,S0/Y1,Y13 | S7,S0/Y1,Y13 |
| s7 | S7,S7/Y0,Y0 | S8,S6/Y1,Y8 | S7,S5/Y0,Y9 | S7,S4/Y0,Y10 | S7,S3/Y0,Y11 | S7,S2/Y0,Y12 | S7,S1/Y0,Y13 | S7,S0/Y0,Y14 |

### Dělička:

```
1 library IEEE;
2 use IEEE STD_LOGIC_1164.ALL;
3 use IEEE STD_LOGIC_ARITH.ALL;
4 use IEEE STD_LOGIC_UNSIGNED.ALL;
 6 entity delicka is
     Port ( CLK_in : in STD_LOGIC;
 8
               CLK_out : out STD_LOGIC);
 9
   end delicka;
10
11 architecture Behavioral of delicka is
12
13 begin
14
       process (CLK_in)
15
            variable i : integer range 0 to 15000000;
16
17 begin
      if rising_edge(CLK_in) then
18
19
           if i=0 then CLK_out <= '1';
20
                     i := 9843000 ;
21
22
23
                     CLK out <= '0';
                     i := i - 1 ;
             end if ;
24
        end if ;
25
26
       end process;
28 end Behavioral;
```

### Dekodér:

```
1 library IEEE;
       use IEEE.STD_LOGIC_1164.ALL;
       entity dekoder is
          Port ( HEX : in STD_LOGIC_VECTOR (2 downto 0);
LED : out STD_LOGIC_VECTOR (6 downto 0)
 8
                                );
10 end dekoder;
11
12
13 architecture Behavioral of dekoder is
14
15 begin
16
17
18
             with HEX SELect
           with HEX SELect
LED<= "1111001" when "001", --1

"0100100" when "010", --2

"0110000" when "011", --3

"0011001" when "100", --4

"0100100" when "101", --5

"0100000" when "110", --6

"0001111" when "111", --7

"1000000" when others; --0
19
20
21
22
23
24
25
26
27
28 end Behavioral;
```

## Výtah:

```
hibrary IEEE;
use IEEE.STD_LOGIC_1164.ALL;
use IEEE.NUMERIC_STD.ALL;
              entity vytahl is
                Port ( patro : inout STD_LOGIC_VECTOR (2 downto 0);
                          clk: in STD_LOGIC;
reset: in STD_LOGIC;
kam: in STD_LOGIC_VECTOR (7 downto 0);
vyst: out STD_LOGIC_VECTOR (5 downto 0));
     8
   10
   11
              end vytahl;
   12
              architecture Behavioral of vytahl is
  signal state, next_state : STD_LOGIC_VECTOR (2 downto 0);
   13
   14
   15
   16
                    constant s0 : STD_LOGIC_VECTOR (2 downto 0) := "000";
constant s1 : STD_LOGIC_VECTOR (2 downto 0) := "001";
constant s2 : STD_LOGIC_VECTOR (2 downto 0) := "010";
constant s3 : STD_LOGIC_VECTOR (2 downto 0) := "011";
constant s4 : STD_LOGIC_VECTOR (2 downto 0) := "100";
constant s5 : STD_LOGIC_VECTOR (2 downto 0) := "100";
constant s6 : STD_LOGIC_VECTOR (2 downto 0) := "101";
constant s7 : STD_LOGIC_VECTOR (2 downto 0) := "111";
   17
   18
   19
   20
   21
   22
   23
   24
   25
   26
             begin
   27
   28
                     SYNC_PROC: process (clk)
   29
                                     begin
   30
                                      if rising edge (clk)
                                        then if (reset='0')
then state <= next_state;
   31
   32
                                                       else state <= s0;
   33
   34
                                            end if:
                                     end if;
   35
           end process SYNC_PROC;
  36
38 OUTPUT DECODE: process (state, kam)
39
         case (state) is
 40
 42
                          when s0 =>
                                       s0 =>
if (kam = "00000001") then vyst <= "0000000";
elsif (kam = "00000010") then vyst <= "100001";
elsif (kam = "00000100") then vyst <= "100010";
elsif (kam = "00001000") then vyst <= "100011";
elsif (kam = "000100000") then vyst <= "100100";
elsif (kam = "00100000") then vyst <= "100101";
elsif (kam = "01000000") then vyst <= "100110";
elsif (kam = "10000000") then vyst <= "100111";
elsif (kam = "10000000") then vyst <= "100111";
elsif (kam = "00000000") then vyst <= "000000";
 44
 46
 47
 48
 49
 51
 53
                        else vyst <= "1111111";
end if;</pre>
 54
 55
 56
 57
                          when s1 =>
 58
                                       if (kam = "00000001") then vyst <= "010001";
elsif (kam = "00000010") then vyst <= "000000";
elsif (kam = "00000100") then vyst <= "100001";
elsif (kam = "00001000") then vyst <= "100010";
elsif (kam = "00010000") then vyst <= "100110";
elsif (kam = "00100000") then vyst <= "100100";
elsif (kam = "01000000") then vyst <= "1001011";
elsif (kam = "10000000") then vyst <= "1001101";
elsif (kam = "10000000") then vyst <= "100110";
 60
 62
 63
64
 65
 66
 67
                                 else vyst <= "1111111";
 69
70
71
                         end if;
72
73
                          when s2 =>
                                         if (kam = "00000001") then vyst <= "010010";
elsif (kam = "00000010") then vyst <= "010010";
elsif (kam = "00000100") then vyst <= "000000";</pre>
74
75
 76
                                         elsif (kam = "00001000") then vyst <= "100001";
elsif (kam = "00010000") then vyst <= "100010";
 78
                                        elsif (kam = "00100000") then vyst <= "100101";
elsif (kam = "01000000") then vyst <= "100100";
elsif (kam = "10000000") then vyst <= "100101";
 80
 81
                                         elsif (kam = "00000000") then vyst <= "000000";
 82
 83
                                 else vyst <= "1111111";
85
                         end if:
```

```
when s3 =>
88
     89
                                                             if (kam = "00000001") then vyst <= "010011";
elsif (kam = "00000010") then vyst <= "010010";
elsif (kam = "00000100") then vyst <= "010001";
elsif (kam = "00001000") then vyst <= "010001";
elsif (kam = "00010000") then vyst <= "100010";
elsif (kam = "01000000") then vyst <= "100010";
elsif (kam = "01000000") then vyst <= "100010";
elsif (kam = "10000000") then vyst <= "100110";
elsif (kam = "10000000") then vyst <= "100100";
elsif (kam = "10000000") then vyst <= "000000";
     90
91
     92
93
94
                                                                                                                                                                                                                                                        --4
--5
     95
96
97
 98
99
100
                                                                                                                                                                                                                                                         --00
                                       else vyst <= "lllllll";
end if;</pre>
 101
102
                                         when s4 =>
 104
 105
                                                             if (kam = "00000001") then vyst <= "010100";
elsif (kam = "00000010") then vyst <= "010011";
elsif (kam = "00000100") then vyst <= "010010";
elsif (kam = "00001000") then vyst <= "0100010";
elsif (kam = "00010000") then vyst <= "0000000";
elsif (kam = "00100000") then vyst <= "1000010";
elsif (kam = "01000000") then vyst <= "1000010";
elsif (kam = "10000000") then vyst <= "100011";
elsif (kam = "10000000") then vyst <= "100011";
elsif (kam = "00000000") then vyst <= "0000000";
                                                                                                                                                                                                                                                       --1
--2
 107
 108
 109
 110
 111
112
113
114
115
                                       else vyst <= "1111111";
end if;</pre>
 116
117
118
 119
 120
121
                                        when s5 =>
  122
                                                               if (kam = "00000001") then vyst <= "010101";
 123
                                                             if (kam = "00000001") then vyst <= "010101";
elsif (kam = "00000010") then vyst <= "0101001";
elsif (kam = "00000100") then vyst <= "010101";
elsif (kam = "00001000") then vyst <= "0100010";
elsif (kam = "00100000") then vyst <= "0100010";
elsif (kam = "00100000") then vyst <= "1000010";
elsif (kam = "01000000") then vyst <= "1000010";
elsif (kam = "10000000") then vyst <= "100010";
elsif (kam = "00000000") then vyst <= "100010";
124
125
126
127
 128
                                                                                                                                                                                                                                                        --5
130
131
132
                                                    else vyst <= "1111111";
133
134
                                      end if:
138
                                         when s6 =>
139
140
                                                                 if (kam = "000000001") then vyst <= "010110";
                                                               if (kam = "00000001") then vyst <= "010110";
elsif (kam = "00000010") then vyst <= "010101";
elsif (kam = "00000100") then vyst <= "010100";
elsif (kam = "00001000") then vyst <= "010011";
elsif (kam = "00010000") then vyst <= "010001";
elsif (kam = "00100000") then vyst <= "010001";
elsif (kam = "01000000") then vyst <= "0100010";
elsif (kam = "10000000") then vyst <= "0000000";
elsif (kam = "10000000") then vyst <= "0000000";
elsif (kam = "00000000") then vyst <= "0000000";
                                                                                                                                                                                                                                                          --0
141
142
143
                                                                                                                                                                                                                                                          --3
--4
144
145
146
 147
 148
                                                     else vyst <= "1111111";
 150
 151
152
                                       end if:
 153
 154
155
                                         when s7 =>
 156
                                                   if (kam = "00000001") then vyst <= "010111";
elsif (kam = "00000010") then vyst <= "010110";
elsif (kam = "00000010") then vyst <= "010110";
elsif (kam = "00001000") then vyst <= "010100";
elsif (kam = "00010000") then vyst <= "010010";
elsif (kam = "00100000") then vyst <= "010010";
elsif (kam = "01000000") then vyst <= "0100010";
elsif (kam = "10000000") then vyst <= "010001";
elsif (kam = "10000000") then vyst <= "000000";
elsif (kam = "10000000") then vyst <= "000000";
 157
158
 159
 160
161
                                                                                                                                                                                                                                                          --4
--5
 162
 164
 165
                                                                                                                                                                                                                                                           --00
 166
167
                               else vyst <= "111111";
               end if;
 168
 169
170
 171 when others => NULL;
172 end case;
173 patro <= state;
174 end process OUTPUT_DECODE;
```

### Simulace:



#### Schéma:



#### Piny:

```
# clock pins for Basys2 Board
NET "mclk" LOC = "B8"; # Bank = 0, Signal name = MCLK
 # Pin assignment for DispCtl
 # Connected to Basys2 onBoard 7seg display
# Connected to Basys2 onBoard /seg display
NET "seg<0>" LOC = "L14"; # Bank = 1, Signal name = CA
NET "seg<1>" LOC = "H12"; # Bank = 1, Signal name = CB
NET "seg<2>" LOC = "M14"; # Bank = 1, Signal name = CC
NET "seg<3>" LOC = "M11"; # Bank = 2, Signal name = CC
NET "seg<4>" LOC = "P12"; # Bank = 2, Signal name = CC
NET "seg<5>" LOC = "P12"; # Bank = 1, Signal name = CF
NET "seg<5>" LOC = "M12"; # Bank = 1, Signal name = CG
NET "seg<6>" LOC = "M12"; # Bank = 1, Signal name = CG
 #NET "dp" LOC = "N13";  # Bank = 1, Signal name = DP
 NET "an3" LOC = "K14"; # Bank = 1, Signal name = AN3
NET "an2" LOC = "M13"; # Bank = 1, Signal name = AN2
NET "an1" LOC = "J12"; # Bank = 1, Signal name = AN1
#NET "an0" LOC = "F12"; # Bank = 1, Signal name = AN0
 # Pin assignment for LEDs
# Pin assignment for LEDs
#NET "Led<7>" LOC = "G1"; # Bank = 3, Signal name = LD7
#NET "Led<65" LOC = "P4"; # Bank = 2, Signal name = LD6
NET "Led<5>" LOC = "N4"; # Bank = 2, Signal name = LD5
NET "Led<4>" LOC = "N5"; # Bank = 2, Signal name = LD4
NET "Led<4>" LOC = "P6"; # Bank = 2, Signal name = LD3
NET "Led<2>" LOC = "P7"; # Bank = 3, Signal name = LD2
NET "Led<1>" LOC = "M11"; # Bank = 2, Signal name = LD1
NET "Led<0>" LOC = "M5"; # Bank = 2, Signal name = LD1
 # Pin assignment for SWs
# Fin assignment for Sws
NET "Sw7" LOC = "N3"; # Bank = 2, Signal name = SW7
NET "Sw6" LOC = "E2"; # Bank = 3, Signal name = SW6
NET "sw5" LOC = "F3"; # Bank = 3, Signal name = SW5
NET "sw4" LOC = "G3"; # Bank = 3, Signal name = SW5
NET "sw4" LOC = "G5"; # Bank = 3, Signal name = Sw4

NET "sw3" LOC = "B4"; # Bank = 3, Signal name = SW3

NET "sw2" LOC = "K3"; # Bank = 3, Signal name = SW2

NET "sw1" LOC = "L3"; # Bank = 3, Signal name = SW1

NET "sw0" LOC = "P11"; # Bank = 2, Signal name = SW0
## Pin assignment for PS2
#NET "ps2c" LOC = "B1"
#NET "ps2d" LOC = "C3"
                                                                                | DRIVE = 2 | PULLUP; # Bank = 3, Signal name = PS2C
| DRIVE = 2 | PULLUP; # Bank = 3, Signal name = PS2D
```

#### Zhodnocení:

Úkolem bylo vytvořit funkční výtah o sedmi patrech, který bude rozsvicovat Led diody podle toho, jakým směrem výtah pojede a o kolik pater se posune a výběr patra děláme přes přepínače. Tento úkol mi přišel poněkud jednodušší jelikož jsme podobný úkol již dělali. Program jsem dělal jenom v online nestihl dopsat a musel jsem ho dodělat doma.